RISC-V

加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论

RISC-V(发音为“risk-five”)是一个基于精简指令集(RISC)原则的开源指令集架构(ISA)。与大多数指令集相比,RISC-V指令集可以自由地用于任何目的,允许任何人设计、制造和销售RISC-V芯片和软件。虽然这不是第一个开源指令集,但它具有重要意义,因为其设计使其适用于现代计算设备(如仓库规模云计算机、高端移动电话和微小嵌入式系统)。设计者考虑到了这些用途中的性能与功率效率。该指令集还具有众多支持的软件,这解决了新指令集通常的弱点。该项目2010年始于加州大学伯克利分校,但许多贡献者是该大学以外的志愿者和行业工作者。RISC-V指令集的设计考虑了小型、快速、低功耗的现实情况来实做,但并没有对特定的微架构做过度的设计。截至2017年5月,RISC-V已经确立了版本2.22的用户空间的指令集(userspace ISA),而特权指令集(privileged ISA)也处在草案版

RISC-V(发音为“risk-five”)是一个基于精简指令集(RISC)原则的开源指令集架构(ISA)。与大多数指令集相比,RISC-V指令集可以自由地用于任何目的,允许任何人设计、制造和销售RISC-V芯片和软件。虽然这不是第一个开源指令集,但它具有重要意义,因为其设计使其适用于现代计算设备(如仓库规模云计算机、高端移动电话和微小嵌入式系统)。设计者考虑到了这些用途中的性能与功率效率。该指令集还具有众多支持的软件,这解决了新指令集通常的弱点。该项目2010年始于加州大学伯克利分校,但许多贡献者是该大学以外的志愿者和行业工作者。RISC-V指令集的设计考虑了小型、快速、低功耗的现实情况来实做,但并没有对特定的微架构做过度的设计。截至2017年5月,RISC-V已经确立了版本2.22的用户空间的指令集(userspace ISA),而特权指令集(privileged ISA)也处在草案版收起

查看更多

电路方案

查看更多

设计资料

查看更多
  • 收购芯来,芯原的第二增长曲线浮出水面
    芯原半导体收购国内知名RISC-V CPU IP供应商芯来智融,旨在成为RISC-V行业的头部企业。此次收购预计不会立即影响芯原的业绩,但具有长期战略意义,有助于提升产品组合实力并可能带来更高的市值。尽管收购可能引发竞争对手的关注,但整体影响有限。芯原计划在未来继续收购其他IP公司,以巩固其市场地位。
    收购芯来,芯原的第二增长曲线浮出水面
  • RISC-V处理器架构在哪些方面有应用潜力?
    一、为什么是 RISC-V:三点“结构性优势” 可定制 ISA/扩展:把关键工作负载(协议栈、信号/视觉/加解密)固化为“轻量级扩展”或协处理接口,能获得PPA 显著优势且避开同质化价格战。 成本与主权:许可与版税结构灵活,可控供应链与长期可得性更适合长寿命工业/车规与政企市场。 架构演进配套:RVV(矢量)、B(位操作)、K(密码学)、H(虚拟化)等扩展版图清晰,便于按照产品分层组合出不同的核型
    338
    09/29 14:55
  • 重磅发布“RISC-V 商用落地加速营伙伴计划” 推动RISC-V方案从原型走向商用落地
    RDI生态·北京创新论坛·2025在北京亦庄举行。作为IC WORLD 2025的重要专题论坛,本次大会以“挑战·对策·破局·加速”为主题,汇聚产业链上下游代表,围绕RISC-V在垂直场景下的商业化路径及策略展开深度研讨,共同推动RISC-V从原型产品向规模商用落地迈进。 论坛现场 会上,工业和信息化部电子信息司二级巡视员周海燕,北京市经济和信息化局总工程师李辉,北京经开区管委会副主任、北京市集成
    重磅发布“RISC-V 商用落地加速营伙伴计划” 推动RISC-V方案从原型走向商用落地
  • MIPS CEO:从聊天机器人到机器人,RISC-V 如何赋能物理 AI 全链路?
    MIPS首席执行官Sameer Wasson在上海FD-SOI论坛上发表主题演讲,探讨未来十年半导体行业趋势,特别是“物理AI”的兴起及其对技术生态的影响。他指出,AI技术从云端向边缘扩展,物理AI成为推动实体系统智能化的关键,要求计算架构具备实时响应与自主行动的能力。MIPS推出基于RISC-V指令集的Atlas处理器IP组合,满足多样化需求,并强调通过虚拟平台实现软硬件协同开发,缩短开发周期。
    862
    09/25 14:37
    MIPS CEO:从聊天机器人到机器人,RISC-V 如何赋能物理 AI 全链路?
  • 算力困局下,中国芯片靠“存算一体+RISC-V异构+3D近存” 杀出重围?
    三维存算一体技术凭借算力密度、能效及生态适配优势,成为破解AI产业算力与能效瓶颈的关键路径。RISC-V与存算一体的深度融合,弥补了计算短板,并构建了统一的软件体系。三维存算一体架构通过3D堆叠技术、SRAM存算一体和RISC-V异构架构,实现了存储、计算、带宽和生态的全方位优化,为AI场景提供高效解决方案。
    1832
    09/16 10:06
    算力困局下,中国芯片靠“存算一体+RISC-V异构+3D近存” 杀出重围?